標籤
- 60 GHz (2)
- 小型化 (1)
- 匹配 (1)
- 心得 (3)
- 功率放大器 (2)
- 次諧波混頻器 (1)
- 系統 (1)
- 長篇 (20)
- 倍頻器 (3)
- 原理 (3)
- 偏壓 (1)
- 混頻器 (2)
- 被動元件 (2)
- 短篇 (3)
- 電晶體 (2)
- 管理 (1)
- 模型 (1)
- 模擬 (7)
- 課程 (2)
- 濾波器 (2)
- 穩定度 (4)
- ADS (8)
- ADS,Mixer (1)
- Balun (1)
- branch line coupler (1)
- buffer (1)
- Cadence (2)
- CMOS (2)
- coupler (1)
- doubler (2)
- em (1)
- filter (1)
- Harmonic Balance (1)
- HFSS (1)
- IP3 (1)
- layout (1)
- LNA (1)
- Mixer (1)
- momentum (1)
- OP (1)
- Oscillator (2)
- PA (2)
- phase shifter (1)
- pHEMT (3)
- Power divider (1)
- Simulation (2)
- sonnet (3)
- Wilkinson (2)
2015年12月17日 星期四
Cadence Schematic 教學與 CMOS 0.18μm 製程 LVS 驗證環境設定 (December 2015)
作者:林士華
摘要:摘要—本篇文章將介紹如何以 Cadence 中的 Schematic 與Layout 進行電路彼此驗證及 LVS 的除錯。文中也會同時搭配圖文互相輔助說明,使閱讀者更有實際感覺操作。並以自製的 LNA 電路進行除錯範例。於最後,亦將 Cadence 中的 Schematic 快捷鍵簡單的介紹說明,以提供閱讀者使用軟體時會更便利及更快速的上手。本論文針對單晶微波積體電路小組的分工、每週進度及組員間心態管理作分析,希望藉由本文章可以使接下來的初學者在規定時間內和平完成60GHz收發機系統。
訂閱:
張貼留言 (Atom)
沒有留言:
張貼留言