作者:張航
摘要:本 篇 論 文 主 要 介 紹如 何 使 用 0.15μ m 製 程 設 計60GHz 的二級低雜訊放大器。此電路設計流程分為四部分,第一部分為設計 by pass 電路,第二部分說明如何設計 input 端之匹
配,第三部分介紹 output 端之匹配,而第四部份則是將 input 端與 output 端作連結之間級匹配。
下載PDF
標籤
- 60 GHz (2)
- 小型化 (1)
- 匹配 (1)
- 心得 (3)
- 功率放大器 (2)
- 次諧波混頻器 (1)
- 系統 (1)
- 長篇 (20)
- 倍頻器 (3)
- 原理 (3)
- 偏壓 (1)
- 混頻器 (2)
- 被動元件 (2)
- 短篇 (3)
- 電晶體 (2)
- 管理 (1)
- 模型 (1)
- 模擬 (7)
- 課程 (2)
- 濾波器 (2)
- 穩定度 (4)
- ADS (8)
- ADS,Mixer (1)
- Balun (1)
- branch line coupler (1)
- buffer (1)
- Cadence (2)
- CMOS (2)
- coupler (1)
- doubler (2)
- em (1)
- filter (1)
- Harmonic Balance (1)
- HFSS (1)
- IP3 (1)
- layout (1)
- LNA (1)
- Mixer (1)
- momentum (1)
- OP (1)
- Oscillator (2)
- PA (2)
- phase shifter (1)
- pHEMT (3)
- Power divider (1)
- Simulation (2)
- sonnet (3)
- Wilkinson (2)
沒有留言:
張貼留言